配置路径 + 数据路径架构
一、配置路径 + 数据路径架构说明
1.目前的rtl设计的逻辑,几乎都可以归结为配置路径加数据路径的架构,下面对配置路径和数据路径的架构进行说明
二、框架设计一
上述框架设计的瓶颈在axi_bram,这里的axi_bram是一个单口RAM,所以这里的并行度比较小,数据的读取latency就比较大,II也会有影响。当然cache的读出只有一个port,也会影响串流模块来读取cache的数据。
三、框架二设计
框架二的设计是基于框架一设计,对cache设计部分做了优化,将cache变成了pingpang_cache,这样,提高了串流模块的读取cache数据的速度;这个对设计是有提升的,但是axi_bram还是单口的设计,那么这个问题还是没有解决。
四、框架三设计
框架三的设计是在框架二的基础上进行了优化设计,解决了axi_bram的瓶颈问题。
五、final框架设计
final框架在框架三的基础了进一步进行了优化,效率更高。这块就不开放了。
