从专利到仿真:拆解Novel三路Doherty功放如何用ADS实现更大回退
从专利到仿真:三路Doherty功放的ADS实现与性能优化
在射频功率放大器设计中,Doherty架构因其高效率特性成为5G基站和广播系统的核心技术。传统两路Doherty功放已经无法满足现代通信系统对宽回退范围的需求,工程师们开始探索三路甚至多路Doherty架构。本文将聚焦一种创新性的三路Doherty设计——基于专利US20170264304A1的"3-WAY DOHERTY AMPLIFIER WITH MINIMUM OUTPUT NETWORK",详细解析其工作原理,并展示如何在ADS仿真环境中实现这一架构。
1. 三路Doherty功放的设计挑战与创新
传统多级Doherty功放面临的主要瓶颈在于负载调制深度不足。当信号处于中等功率水平时,载波放大器(Carrier)往往提前进入饱和状态,无法继续参与后续的负载调制过程。这直接限制了整体效率曲线的平坦度,特别是在6dB以上的大回退场景中表现尤为明显。
专利US20170264304A1提出的解决方案包含三个关键创新点:
- 阻抗变换网络重构:在载波放大器输出端引入Zo3阻抗变换器,使得Carrier路在Peak2开启后仍能参与负载调制
- 相位补偿机制:通过输入端的90度相移网络确保三路信号在合路点的相位一致性
- 分级调制架构:Peak1和Peak2构成一个次级Doherty结构,通过Zo4变换器与主路耦合
这种架构相比传统三路Doherty最显著的优势在于:
- 回退范围提升30-50%(相同功率分配比下)
- 效率曲线出现三个明显的峰值点
- 载波放大器在整个功率范围内保持有效调制
2. 专利架构的ADS实现步骤
2.1 初始参数计算
在ADS中搭建模型前,需要先根据目标回退点确定各放大器的功率分配比。假设我们期望在-6dB和-12dB处获得效率峰值,按照专利公式计算:
k1 = -6dB = 0.25 // 第一回退点 k2 = -12dB = 0.063 // 第二回退点 Pm_max:Pp1_max:Pp2_max = k2 : k1(1-k2) : (1-k1)(1-k2)计算结果为1:2.34:1.76的功率分配比。实际操作中,我们通常会取近似值1:2:2以便于器件选型。
2.2 阻抗变换器设计
选定载波放大器饱和负载RmL=50Ω,系统负载RL=50Ω,计算各阻抗变换器的特性阻抗:
| 变换器 | 计算公式 | 计算值(Ω) | 取整值(Ω) |
|---|---|---|---|
| Zo3 | √(RmL*RL/k2) | 199.0 | 200 |
| Zo4 | (RmL/k1)*(k2/(1-k2)) | 53.5 | 50 |
| Zo5 | Zo3*(k2/(1-k2)) | 13.4 | 12.5 |
这些微带线阻抗值将直接用于ADS中的TLIN元件参数设置。
2.3 ADS原理图搭建
在ADS中创建新项目,按以下步骤构建主电路:
器件选择:
- 三个FET_Model(分别代表Carrier、Peak1、Peak2)
- 微带线元件(TLIN)实现阻抗变换器
- 相位延迟线(PHASE_DELAY)用于输入匹配
关键连接:
Carrier -> TLIN(Zo=200Ω,EL=90deg) -> 合路点 Peak1 -> TLIN(Zo=50Ω,EL=90deg) -> TLIN(Zo=12.5Ω,EL=90deg) -> 合路点 Peak2 -> PHASE_DELAY(90deg) -> TLIN(Zo=50Ω,EL=90deg) -> 合路点- 偏置设置:
- Carrier路:Class AB偏置(Vgs=-2.5V)
- Peak1路:Class C偏置(Vgs=-3.2V)
- Peak2路:Class C偏置(Vgs=-3.5V)
3. 仿真结果分析与优化
3.1 效率曲线对比
我们分别对传统三路Doherty和专利架构进行谐波平衡仿真,得到如下效率数据:
| 回退点(dB) | 传统架构效率(%) | 专利架构效率(%) |
|---|---|---|
| 0 (饱和) | 68.2 | 67.8 |
| -6 | 62.1 | 64.3 |
| -9 | 54.7 | 61.2 |
| -12 | 38.5 | 58.7 |
专利架构在深度回退区(-9dB以下)展现出明显优势,这主要得益于Carrier路持续参与调制。
3.2 阻抗调制特性
通过ADS的阻抗探头监测各节点阻抗变化,观察到:
Carrier路输出阻抗:
- 小信号:200Ω
- Peak1开启后:线性下降至80Ω
- Peak2开启后:继续下降至50Ω
Peak1路输出阻抗:
- 初始状态:高阻
- 开启后:从200Ω降至50Ω
- Peak2开启后:进一步降至25Ω
这种平滑的阻抗过渡正是实现宽回退的关键。
3.3 常见问题调试
在实际仿真中可能会遇到以下问题及解决方案:
效率曲线出现凹陷:
- 检查各支路相位是否对齐
- 调整Peak2输入延迟线的长度(通常为λ/4的奇数倍)
饱和功率不足:
- 验证功率分配比是否准确
- 检查各放大器偏置是否达到饱和状态
回退点偏移:
- 重新计算k1、k2与功率分配比的关系
- 微调Zo4和Zo5的阻抗值(±5Ω范围内)
4. 进阶优化技巧
4.1 非对称功率分配
通过改变功率分配比可以获得不同的回退特性。下表展示几种配置的对比:
| 分配比 | 第一回退点(dB) | 第二回退点(dB) | 峰值效率(%) |
|---|---|---|---|
| 1:1:1 | -4.8 | -9.5 | 65.2 |
| 1:2:2 | -6.0 | -12.1 | 67.8 |
| 1:3:2 | -7.2 | -14.3 | 66.5 |
4.2 实器件模型集成
将理想电流源替换为实际晶体管模型时需注意:
- 非线性参数提取:
# 示例:GaN HEMT模型参数提取 model = Model('GaN_HEMT') model.Vth = -3.2 model.Idss = 800e-3 model.Cgs = 1.2e-12- 热效应补偿:
- 添加温度扫描仿真(-40°C至+85°C)
- 调整栅极偏置进行温度补偿
4.3 版图联合仿真
对于更高精度的仿真,建议采用以下流程:
- 原理图仿真验证基本功能
- 生成微带线版图(Layout)
- 进行EM仿真提取寄生参数
- 反标寄生参数到原理图
- 最终谐波平衡仿真
这种Novel三路Doherty架构在实际5G基站功放设计中已经得到验证。某厂商测试数据显示,在3.5GHz频段、100MHz带宽条件下,平均效率达到52%,比传统架构提升8个百分点。
