多通道DDC和滤波器的FPGA资源使用情况的研究
1、FPGA资源概述
Viavado综合“Synthesis”完,utilization(资源利用率)情况。以16位AD的IQ为例,使用ZYNQ7100ffg-2芯片编译。
表1 FPGA资源介绍
序号 | 缩写 | 中文 | 备注 |
1 | LUT | 查找表 | 组合逻辑(与、或),小型RAM,移位寄存器 |
2 | LUTRAM | 分布式RAM | 特定的LUT(SLICEM) |
3 | FF | 触发器 | 时序逻辑基本单元,在时钟边沿存储状态,构建计数器、寄存器的关键 |
4 | BRAM | 块RAM | 存储数据,如FIFO\ROM |
5 | DSP | 信号处理单元 | 乘法、乘加运算 |
6 | IO | 输入/输出引脚 | 与外部交互接口 |
7 | BUFG | 全局时钟缓冲器 | 时钟驱动器 |
2、单通道DDC和FIR【20MHz带宽】
图1 单通道Vivado编译后的资源情况
3、2通道DDC和FIR【20MHz带宽】
图2 2通道Vivado编译后的资源情况
4、4通道DDC和FIR【20MHz带宽】
图3 4通道Vivado编译后的资源情况
5、8通道DDC和FIR【20MHz带宽】
图4 8通道Vivado编译后的资源情况
